Note :
Il n'y a actuellement aucun avis de lecteur. La note est basée sur 2 votes.
Embedded Microprocessor System Design Using FPGAs
Ce manuel destiné aux cours sur les systèmes embarqués présente aux étudiants les concepts nécessaires par le biais d'une approche pratique. Il donne une excellente introduction à la conception de systèmes de microprocesseurs basés sur des FPGA en utilisant des cartes, des outils et des microprocesseurs de pointe d'Altera/Intel(R) et de Xilinx(R). Les conceptions basées sur le HDL (soft-core), les cœurs paramétrés (Nios II et MicroBlaze), et les conceptions ARM Cortex-A9 sont discutées, comparées et explorées à l'aide de nombreux projets de conception pratiques. La propriété intellectuelle personnalisée pour le codeur HDMI, les opérations en virgule flottante et l'échange de bits FFT sont développées, mises en œuvre, testées et la vitesse est mesurée. Les fichiers téléchargeables comprennent tous les exemples de conception tels que le code synthétisable du processeur de base pour les outils Xilinx et Altera pour les architectures PicoBlaze, MicroBlaze, Nios II et ARMv7 en code VHDL et Verilog, ainsi que les projets de propriété intellectuelle personnalisée. Chaque chapitre comporte un nombre important de questions courtes, d'exercices et de projets stimulants.
⬤ Explique les compromis de conception des systèmes à noyau mou, paramétré et dur ;
⬤ Démontre la conception du populaire microprocesseur 8 bits KCPSM6 étape par étape ;
⬤ Discute de l'ARM Cortex-A9 32 bits et un processeur de base est synthétisé ;
⬤ Couvre les flux de conception pour les deux leaders du marché des FPGA, Nios II Altera/Intel et MicroBlaze Xilinx ;
⬤ Décrit le développement d'outils de compilation et de compilation ;
⬤ Comprend un nombre important de devoirs, d'exercices FPGA et de projets de conception dans chaque chapitre.
© Book1 Group - tous droits réservés.
Le contenu de ce site ne peut être copié ou utilisé, en tout ou en partie, sans l'autorisation écrite du propriétaire.
Dernière modification: 2024.11.14 07:32 (GMT)