Analyse et conception de circuits d'horloge CMOS à faible bruit de phase

Analyse et conception de circuits d'horloge CMOS à faible bruit de phase (Woorham Bae)

Titre original :

Analysis and Design of CMOS Clocking Circuits for Low Phase Noise

Contenu du livre :

Alors que l'électronique continue à devenir plus rapide, plus petite et plus efficace, le développement et la recherche autour des signaux et des circuits d'horloge se sont accélérés pour suivre le rythme. Ce livre comble le fossé entre la théorie classique des circuits d'horloge et les avancées technologiques récentes, ce qui en fait un guide utile pour les nouveaux venus dans le domaine et offre aux chercheurs confirmés l'occasion d'élargir et d'actualiser leurs connaissances sur les tendances actuelles.

Le livre commence par introduire la théorie de la transformée de Fourier et de la densité spectrale de puissance, puis s'appuie sur cette base au chapitre 2 pour définir le bruit de phase et la gigue. Le chapitre 3 traite de la théorie et de l'implémentation primaire des oscillateurs CMOS, y compris les oscillateurs LC et les oscillateurs en anneau, et le chapitre 4 introduit des techniques d'analyse de leur bruit de phase et de leur gigue. Les chapitres 5 à 7 couvrent les circuits d'horloge conventionnels.

Boucle à verrouillage de phase (PLL) et boucle à verrouillage de délai (DLL), qui suppriment le bruit de phase des oscillateurs CMOS. Les éléments constitutifs des PLL/DLL conventionnelles sont décrits et la dynamique de la boucle de rétroaction négative PLL/DLL est étudiée en profondeur, avec des exemples pratiques de conception. Les chapitres 8 à 11 traitent des techniques de circuit de pointe pour la suppression du bruit de phase, en présentant les principes et les questions pratiques dans la mise en œuvre de circuits de techniques de détection de phase de sous-échantillonnage, de PLL/DLL entièrement numériques, d'oscillateurs à verrouillage par injection et de DLL à multiplication d'horloge. Une étude et une discussion approfondies sur les circuits d'horloge de pointe et les points de référence sont présentées dans un appendice.

Autres informations sur le livre :

ISBN :9781785618017
Auteur :
Éditeur :
Reliure :Relié

Achat:

Actuellement disponible, en stock.

Je l'achète!

Autres livres de l'auteur :

Analyse et conception de circuits d'horloge CMOS à faible bruit de phase - Analysis and Design of...
Alors que l'électronique continue à devenir plus...
Analyse et conception de circuits d'horloge CMOS à faible bruit de phase - Analysis and Design of CMOS Clocking Circuits for Low Phase Noise

Les œuvres de l'auteur ont été publiées par les éditeurs suivants :

© Book1 Group - tous droits réservés.
Le contenu de ce site ne peut être copié ou utilisé, en tout ou en partie, sans l'autorisation écrite du propriétaire.
Dernière modification: 2024.11.14 07:32 (GMT)